【專利類型】外觀設計【申請人】勝華科技股份有限公司【申請人類型】企業【申請人地址】臺灣省臺中縣【申請人地區】中國【申請人城市】臺灣省【申請號】CN200630137311.9【申請日】2006-08-31【申請年份】2006【公開公告號】C
【摘要】 本發明公開了一種設置高速緩存線填充總線存 取優先級的微處理器和方法,其根據請求類型排列高速緩存線 填充請求,而不是按程序順序發出該請求。該請求是以主時鐘 頻率在微處理器內部產生的,從總線上發出,主時鐘頻率為總 線時鐘頻率的倍數。請求類型為阻塞類型和一個或多個非阻塞 類型。阻塞請求初始分配比非阻塞請求高的優先級。每個總線 時鐘依次地選擇最高優先級請求以在總線上發出,并遞增未被 選擇的每個請求的優先級。如果不止一個請求為最高優先級, 則以循環順序選擇最高優先級請求。如果發生影響其類型的事 件,可改變該請求的優先級。 【專利類型】發明申請 【申請人】威盛電子股份有限公司 【申請人類型】企業 【申請人地址】中國臺灣臺北縣 【申請人地區】中國 【申請人城市】臺灣省 【申請號】CN200610103185.4 【申請日】2006-07-07 【申請年份】2006 【公開公告號】CN1932782A 【公開公告日】2007-03-21 【公開公告年份】2007 【授權公告號】CN100407171C 【授權公告日】2008-07-30 【授權公告年份】2008.0 【發明人】G·格倫·亨利; 羅德尼·E·胡克 【主權項內容】1.一種微處理器,其與總線連接以與系統存儲器連接,該總線工作在 總線時鐘頻率,該微處理器具有工作在主時鐘頻率的核心邏輯電路,主時 鐘頻率為總線時鐘頻率的數倍,包括: 數據高速緩存存儲器,被配置為以主時鐘頻率在總線上產生請求,以 從系統存儲器讀取高速緩存線,每個所述請求具有多個預定請求類型 的請求類型,多個預定請求類型包括阻塞請求類型和至少一個非阻塞請求 類型; 控制邏輯電路,其與所述數據高速緩存存儲器連接,被配置為以主時 鐘頻率累積所述請求并根據所述請求類型初始分配優先級給每個所述累積 請求,以及被配置為以總線時鐘頻率選擇最高優先級的所述請求以在總線 上發出,以及提高每個所述未被選擇的累積請求的所述優先級,其中所述 控制邏輯電路被配置為將阻塞型請求的所述優先級初始分配為第一值,以 及將非阻塞型請求的所述優先級分配為第二值,其中所述第一值的優先級 比所述第二值高;以及, 總線接口單元,其與所述控制邏輯電路連接,被配置為從所述控制邏 輯電路接收并在總線上發出所述所選擇的最高優先級請求。 【當前權利人】威盛電子股份有限公司 【當前專利權人地址】中國臺灣臺北縣 【被引證次數】3 【被他引次數】3.0 【家族被引證次數】20
未經允許不得轉載:http://www.mhvdw.cn/1776698559.html
喜歡就贊一下






